首页> 外文OA文献 >Extraction of Gate Level Models from Transistor Circuits by Four-Valued Symbolic Analysis
【2h】

Extraction of Gate Level Models from Transistor Circuits by Four-Valued Symbolic Analysis

机译:通过四值符号分析从晶体管电路中提取门级模型

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The program TRANALYZE generates a gate-level representation of an MOS transistor circuit. The resulting model contains only four-valued unit and zero delay logic primitives, suitable for evaluation by conventional gate-level simulators and hardware simulation accelerators. TRANALYZE has the same generality and accuracy as switch-level simulation, generating models for a wide range of technologies and design styles, while expressing the detailed effects of bidirectional transistors, stored charge, and multiple signal strengths. It produces models with size comparable to ones generated by hand.
机译:程序TRANALYZE生成MOS晶体管电路的门级表示。生成的模型仅包含四值单元和零延迟逻辑原语,适合通过常规门级模拟器和硬件模拟加速器进行评估。 TRANALYZE具有与开关级仿真相同的通用性和准确性,可以生成多种技术和设计风格的模型,同时表达双向晶体管,存储电荷和多种信号强度的详细效果。它生成的模型的大小可与手工生成的模型相媲美。

著录项

  • 作者

    Bryant, Randal E.;

  • 作者单位
  • 年度 1991
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号